# UNIVERSIDADE FEDERAL DO PARANÁ DEPARTAMENTO DE ENGENHARIA ELÉTRICA SETOR DE TECNOLOGIA



# RIAN MARCOS SEPULVEDA VITÓRIA SLUSARZ

# MICROELETRÔNICA I - LABORATÓRIO 05

Trabalho apresentado no curso de Engenharia Elétrica para a disciplina de Microeletrônica I solicitado como requisito de avaliação parcial da disciplina.

Orientador: Prof. Dr. Sibilla Batista da Luz França.

CURITIBA

# 1 INTRODUÇÃO

Neste relatório, apresentamos os resultados de um laboratório prático dedicado à implementação de sistemas digitais utilizando o FPGA XC3S500E e a linguagem de descrição de hardware VHDL. Inicialmente, abordamos os conceitos teóricos fundamentais, incluindo a natureza dos FPGAs, os princípios da linguagem VHDL e conceitos específicos como o funcionamento do display BCD de 7 segmentos, o peso de Hamming e a lógica de ordenação binária.

Em seguida, detalhamos a metodologia adotada em cada experimento, descrevendo a elaboração dos códigos em VHDL, a simulação dos circuitos e os testes realizados para verificar o funcionamento correto dos dispositivos.

Os resultados obtidos e as conclusões derivadas desses experimentos destacam não apenas a aplicação prática dos conceitos teóricos estudados, mas também a eficácia das ferramentas utilizadas, demonstrando a versatilidade e a importância do FPGA e da VHDL no desenvolvimento de sistemas digitais complexos.

Este relatório tem como objetivo oferecer uma visão ampla das atividades desenvolvidas no laboratório, contribuindo para a compreensão dos conceitos e técnicas empregados na implementação de sistemas digitais.

# 2 FUNDAMENTAÇÃO TEÓRICA

O presente capítulo visa oferecer uma base conceitual para compreender os princípios relacionados aos temas abordados no laboratório em questão. Dessa forma, serão explorados fundamentos teóricos dos FPGA (Field-Programmable Gate Arrays) e da linguagem de descrição de hardware VHDL (VHSIC Hardware Description Language), bem como também conceitos adicionais utilizados em cada um dos projetos realizados.

## 2.1 FPGA - XC3S500E:

O XC3S500E é um FPGA (Field-Programmable Gate Arrays) que pertence à família Spartan-3E da Xilinx e é conhecido por seu custo-benefício. Os arranjos de porta programável em campo (FPGAs) são dispositivos semicondutores que consistem em uma matriz de blocos lógicos configuráveis, blocos de entrada/saída, e interconexões programáveis.



O equipamento utilizado na disciplina conta com quinhentas mil portas lógicas equivalentes (LEs), conferindo a ele uma capacidade considerável para a implementação de circuitos digitais mais complexos. Essa capacidade pode ser traduzida em até 192 blocos lógicos configuráveis (CLBs) e até 4 blocos DSP (Digital Signal Processing), fazendo com que o XC3S500E seja adequado para aplicações

que requerem um processamento intensivo de sinais digitais. Além disso, o XC3S500E possui uma variedade de recursos adicionais que fazem com que ele seja versátil em diferentes contextos de aplicação, como por exemplo sua memória embutida, que proporciona armazenamento local para dados e configurações.



Sendo assim, para que o dispositivo fosse programado e configurado, foi utilizado o software Xilinx ISE (Integrated Software Environment), que permite a descrição do circuito em uma linguagem de descrição de hardware, além da síntese e implementação do design na placa.

#### 2.2 VHDL:

A linguagem VHDL (VHSIC Hardware Description Language) é uma linguagem de descrição de hardware, sendo amplamente utilizada para realizar o design de circuitos integrados e FPGAs. Com ela é possível modelar desde pequenos componentes lógicos até sistemas mais completos, especificando suas funcionalidades, interconexões e comportamentos. Uma das principais vantagens da linguagem é sua capacidade de simulação, o que permite a verificação do funcionamento do sistema antes mesmo de sua implementação na placa

## 2.3 DISPLAY BCD 7 SEGMENTOS:

O display BCD de 7 segmentos é um dispositivo que exibe números decimais e é muito utilizado para diversas aplicações. Cada dígito é representado por sete segmentos separados que podem ser ligados ou desligados, formando diferentes padrões que representam números de 0 a 9. Cada um desses sete segmentos representa uma parte específica do dígito e recebe uma letra de referência, podendo ser "a", "b", "c", "d", "e", "f" e "g" conforme mostra a imagem abaixo:



Sendo assim, para que o display exiba um valor numérico, o valor decimal precisa ser convertido para sua forma binária codificada em decimal (BCD), onde cada dígito decimal será representado por quatro bits binários. Em seguida, esses valores BCD são aplicados aos segmentos correspondentes do dispositivo, acendendo ou apagando os segmentos conforme necessário para exibir o número desejado.



# 3 METODOLOGIA:

O presente capítulo visa explicar como foram realizados os quatro projetos do segundo laboratório, sendo que em todos eles foram desenvolvidos códigos em VHDL para implementação e teste.

# 3.1 Controlador de porta de Garagem:

Antes de começar a desenvolver o código VHDL para o circuito, é essencial criar o diagrama de transição de estados. Esse diagrama representa os diferentes estados pelos quais o sistema pode passar durante sua execução. Abaixo segue o diagrama de transição de estados:



## 3.1.1 Códigos em VHDL:

## 3.1.1.1 código principal "porta\_garagem":

Para o projeto, o código em VHDL abaixo foi desenvolvido:

```
library IEEE;

2 use IEEE.STD_LOGIC_lie4.ALL;

3

4 entity porta garagem is

5 Port (

6 remoto : in STD_LOGIC; -- Entrada para o controle remoto

7 aberta : in STD_LOGIC; -- Sensor indicando se a garagem está aberta

8 fechada : in STD_LOGIC; -- Sensor indicando se a garagem está fechada

9 rst : in STD_LOGIC; -- Sensor indicando se a garagem está fechada

10 clk: in STD_LOGIC; -- Sinal de reset

11 ligar : out STD_LOGIC; -- Saida para ligar o motor

12 direcao : out STD_LOGIC; -- Saida para ligar o motor

13 led: out STD_LOGIC_VECTOR(S downto 0) -- Saida de debug para monitoramento do estado

14 );

15 end porta_garagem;

16

17 architecture Behavioral of porta_garagem is

18

19 type state is (st_fechado, st_aberto, abrindo, fechando, parado_abrindo, parado_fechando); -- Definição dos estados

20 SIGNAL present_state, future_state: state; -- Estado atual e estado futuro

21 SIGNAL persent_state, future_state: state; -- Estado atual e estado futuro

22 SIGNAL pase; STD_LOGIC; -- Sinal de estado do botão (controle remoto)

23 SIGNAL Dese_sig: integer range 0 to 10; -- Sinal para contar segundos

24 SIGNAL Dese_sig: integer range 0 to 4; -- Sinal para contar décimos de segundo

25 SIGNAL flag; std_logic; -- Sinal de flag para alternância de estado

26 SIGNAL flag; std_logic; -- Sinal de flag para alternância de estado

27 | -- Componentes para debounce e temporizador

28 control temporizador is

29 component temporizador is

20 control temporizador is

20 control temporizador is

21 pause: in STD_LOGIC;

22 colk: in STD_LOGIC;

33 pause: in STD_LOGIC;

34 pause: in STD_LOGIC;

35 pause: in STD_LOGIC;

36 pause: in STD_LOGIC;

37 pause: in STD_LOGIC;

38 pause: in STD_LOGIC;

39 pause: in STD_LOGIC;

30 pause: in STD_LOGIC;

30 pause: in STD_LOGIC;

31 pause: in STD_LOGIC;

32 pause: in STD_LOGIC;

33 pause: in STD_LOGIC;

34 pause: in STD_LOGIC;
```

```
Dseg: out integer:
34
35
37 end component;
38
39
40 component debounce is
41
             entrada: in std_logic;
            clk: in std_logic;
saida: out std logic
43
44
46 end component;
47
49
50 begin
51
52 -- Instanciação do componente debounce para tratar o botão remoto
53 bt: debounce port map(remoto, clk, estado bt);
55 -- Instanciação do componente Timer para contar tempo
56 tempo: temporizador PORT MAP(flag_timer, clk, pause, Dseg_sig, Useg_sig);
58 -- Processo para atualização do estado presente com base no clock e reset
59 process(rst, clk)
   begin
60
       if (rst='l') then
       present_state <= st_fechado; -- Reset: Estado inicial é fechado
elsif rising_edge(clk) then</pre>
62
        present_state <= future_state; -- Atualiza o estado presente com o futuro na borda de subida do clock end if;
63
65
66 end process;
```

```
68 -- Processo para alternar o sinal de flag baseado no estado do botão
 69 -- impede de ficar com o dedo pressionado no botão para sempre e continuar dando sinal
 70 process(rst, estado_bt)
 71 begin
          if (rst='l') then
 72
              flag <= '0'; -- Reset do flag
 73
 74
           elsif (estado_bt'event and estado_bt='0') then
             flag <= not(flag); -- Alterna o flag na borda de descida do botão
 75
 76
          end if:
 77
     end process;
 78
      -- Processo principal de controle da porta da garagem
 79
 80 process (present_state, remoto, aberta, fechada, estado_bt, flag, Dseg_sig)
 81 begin
          case present state is
 82
               when st_fechado =>
 83
                   ligar <= '0';
 84
                   direcao <= '0';
 85
                   pause <= '1';
 86
                   led <= "000001";
 87
                   flag_timer <= 'l';
 88
 89
                   if (estado_bt = '1' and flag = '0' and aberta = '0' and fechada = '1') then
  future_state <= abrindo; -- Muda para o estado abrindo</pre>
 90
 91
 92
                       future_state <= st_fechado; -- Permanece no estado fechado</pre>
 93
                    end if:
 94
 95
 96
               when abrindo =>
                   ligar <= '1';
 97
                   direcao <= '0':
 98
                   pause <= '1';
 99
                   led <= "000010";
100
                  led <= "0000010":
100
101
                  flag_timer <= '1';
102
                   if (estado bt = '1' and aberta = '0' and fechada = '0' and flag = '1') then
103
                   future_state <= parado_abrindo; -- Muda para o estado parado abrindo elsif (aberta = 'l' and fechada = '0') then
104
105
                       future_state <= st_aberto; -- Muda para o estado aberto
106
107
108
                       future_state <= abrindo; -- Permanece no estado abrindo
109
                   end if;
110
111
              when st aberto =>
                   ligar <= '0';
112
                   direcao <= '1';
113
                   pause <= '0';
114
                   led <= "000100";
115
116
                   flag_timer <= '0';
117
                   if (estado_bt = '1' and aberta = '1' and fechada = '0' and flag = '1') then
   future_state <= fechando; -- Muda para o estado fechando
elsif (Dseg_sig = 3) then --30 segundos</pre>
118
119
120
                       future_state <= fechando; -- Muda para o estado fechando após 3 segundos
121
122
                       future state <= st aberto; -- Permanece no estado aberto
123
                   end if;
124
125
               when fechando =>
126
127
                   ligar <= '1';
128
                   direcao <= 'l';
                   pause <= '1';
129
                   led <= "001000";
130
                  flag_timer <= '1';
131
132
                   if (estado bt = '1' and aberta = '0' and fechada = '0' and flag = '1') then
133
```

```
if (estado_bt = 'l' and aberta = '0' and fechada = '0' and flag = 'l') then
133
                   future_state <= parado_fechando; -- Muda para o estado parado fechando
elsif (fechada = 'l' and aberta = '0') then
future_state <= st_fechado; -- Muda para o estado fechado
135
136
137
                      future_state <= fechando; -- Permanece no estado fechando
138
                   end if:
139
140
              when parado_abrindo =>
141
                  ligar <= '0';
142
                   direcao <= 'l':
143
                   pause <= '0';
144
                   led <= "010000";
145
                   flag_timer <= '0';
146
147
                   if (estado bt = 'l' and aberta = '0' and fechada = '0' and flag = 'l') then
148
                        future_state <= fechando; -- Muda para o estado fechando
149
                   elsif (Dseg_sig = 3) then
150
                       future_state <= fechando; -- Muda para o estado fechando após 3 segundos
151
152
                       future state <= parado abrindo; -- Permanece no estado parado abrindo
153
154
156
             when parado_fechando =>
157
                   ligar <= '0';
                   direcao <= '0';
158
                  pause <= '0';
159
                   led <= "100000";
160
                  flag_timer <= '0';
161
                   if (estado_bt = '1' and aberta = '0' and fechada = '0' and flag = '1') then
  future_state <= abrindo; -- Muda para o estado abrindo</pre>
163
164
                   elsif (Dseg_sig = 3) then
165
                       future state <= fechando; -- Muda para o estado fechando após 3 segundos
166
                         future_state <= fechando; -- Muda para o estado fechando após 3 segundos
167
                         future state <= parado fechando; -- Permanece no estado parado fechando
168
                     end if;
169
170
171 end case
172 end process;
           end case:
173
174 end Behavioral;
```

O texto descreve a implementação de uma máquina de estados para controlar uma entidade chamada "garagem". Essa entidade possui oito portas: `clk`, `rst`, `remoto`, `aberta`, `fechada`, `ligar`, `direcao` e `led`. Aqui estão as principais informações:

#### 1. Entradas:

- `clk`: Entrada correspondente ao sinal de clock.
- `rst`: Entrada assíncrona que "reseta" o estado da máquina de estados quando atinge nível lógico alto.
  - `remoto`: Entrada responsável pelo estado do botão.
- `aberta` e `fechada`: Entradas correspondentes aos sensores de abertura ou fechamento da porta.

#### 2. Saídas:

- `ligar`: Saída que representa o acionamento do motor.

- `direcao`: Saída que indica a direção de abertura/fechamento da porta.
- `led`: Saída codificada em "one hot" dos estados da máquina de estados.

Em seguida, são definidos todos os estados possíveis da máquina de estados, conforme mostrado no diagrama de transição de estados. Além disso, são declarados os sinais atribuídos a outros códigos (`.vhd`) que serão comentados posteriormente quanto às suas funções e funcionalidades.

O sinal `flag` representa a disponibilidade de acionamento do botão. Quando o estado do botão é enviado após o debounce, o código envia apenas um pulso através da `flag`. Também são mencionados os componentes `debounce` e `Timer`, responsáveis por realizar o debounce do botão da entrada `remoto` e a contagem dos segundos.

Por fim, um processo sensível às entradas `rst`, `clk` e `presente\_state` é definido. Se a entrada `rst` estiver em nível lógico alto, o estado da máquina de estados é definido com base no sensor (por exemplo, estado "fechado" para `fechada = 1`, estado "aberto" para `aberta = 1`). Caso contrário, verifica-se se o botão está disponível para ser clicado a cada batida do clock, e um bloco de `case` é definido para todos os estados da máquina de estados.

# 3.1.1.2 código do componente "debounce":

O componente debounce é usado para eliminar ruídos indesejados (chamados de "bouncing") de sinais digitais, como aqueles provenientes de botões mecânicos. Quando um botão é pressionado, ele pode gerar múltiplas transições antes de se estabilizar, e o circuito debounce garante que apenas uma transição limpa seja passada adiante. O código implementado para tal se encontra a seguir:

```
1 library IEEE;
 2 use IEEE.STD LOGIC 1164.ALL;
4 entity debounce is
       generic(
           freqclk: integer := 1; -- frequência do clock em kHz
            twindow: integer := 1 -- tempo de intervalo em ms
8
 9
       Port (
      clk: in STD_LOGIC; -- Entrada do sinal a ser "del clk: in STD_LOGIC; -- Sinal de clock saida: out STD_LOGIC -- Saída do sinal "debounced"
);
10
            entrada : in STD_LOGIC; -- Entrada do sinal a ser "debounced"
11
12
13
14 end debounce;
15
16 architecture Behavioral of debounce is
     signal temp: std_logic := '0'; -- Sinal temporário para armazenar o valor estabilizado
signal flag: std_logic := '0'; -- Sinal de flag, não utilizado no processo
17
18
        constant max: integer := freqclk * twindow; -- Constante que define o número máximo de contagem
19
20 begin
21
22 process(clk)
        variable count: integer range 0 to max; -- Variável para contar ciclos de clock
23
24 begin
       if(clk'event and clk = '1') then -- Detecta a borda de subida do clock
25
          if(temp /= entrada) then -- Verifica se a entrada mudou
26
                 count := count + 1; -- Incrementa o contador
27
                if(count = max) then -- Se o contador atingir o valor máximo
                     temp <= entrada; -- Atualiza o sinal temporário com a entrada
29
                     count := 0; -- Reseta o contador
30
31
32
         else
                end if:
33
                count := 0; -- Reseta o contador se a entrada não mudou
            end if;
34
             end if:
         end if;
36 end process;
37
     saida <= temp; -- Atribui o sinal temporário à saída
38
39
40
     end Behavioral;
41
```

O componente debounce elimina flutuações indesejadas (bouncing) no sinal de entrada desta forma:

Monitora a entrada e, se detectar uma mudança, começa a contar ciclos de clock. Se a entrada permanecer estável por um número suficiente de ciclos (definido por max), atualiza a saída com o novo valor.

Se a entrada mudar antes de o contador atingir max, o contador é resetado e começa a contar novamente.

Dessa forma, o componente assegura que apenas transições de sinal estáveis sejam passadas para a saída, eliminando ruídos e garantindo um sinal limpo para outros componentes do sistema

### 3.1.1.3 código do componente "temporizador":

O componente temporizador é utilizado para contar o tempo em segundos e dezenas de segundos, controlando uma saída de temporização que pode ser pausada e resetada.

```
library IEEE;
      use IEEE STD_LOGIC_1164 ALL;
 4 entity temporizador is
                  rst: in STD_LOGIC; -- Sinal de reset
clk: in STD_LOGIC; -- Sinal de clock
pause: in STD_LOGIC; -- Sinal de pausa
Dseg: out integer; -- Saida para os digitos das dezenas de segundos
Useg: out integer -- Saida para os digitos das unidades de segundos
13
13
14 architecture Behavioral of temporizador is
15 CONSTANT Dmax: integer := 4; -- Valor máximo para os digitos das dezenas de segundos
16 CONSTANT Umax: integer := 10; -- Valor máximo para os digitos das unidades de segundos
17 CONSTANT Freq: integer := 50000000; -- Frequência do clock
18
20
           process(clk, rst, pause)

variable count_clk: integer range 0 to Freq := 0; -- Variável para contar ciclos de clock

variable Dseg_var: integer range 0 to Dmax := 0; -- Variável para armazenar os digitos das dezenas de segundos

variable Useg_var: integer range 0 to Umax := 0; -- Variável para armazenar os digitos das unidades de segundos
21
22
23
24
25
                if(rst = '1') then
26
27
                    Dseg_var := 0; -- Reseta os digitos das dezenas de segundos
Useg_var := 0; -- Reseta os digitos das unidades de segundos
count_clk := 0; -- Reseta o contador de ciclos de clock
28
29
30
31
               elsif(clk'event and clk = '1') then -- Detecta a borda de subida do clock
  if(pause = '0') then -- Verifica se o sinal de pausa está desativado
    if(count_clk < Freq) then -- Verifica se o contador de ciclos não atingiu o máximo
        count_clk := count_clk + 1; -- Incrementa o contador de ciclos</pre>
32
                                        count_clk := count_clk + 1; -- Incrementa o contador de ciclos
                                                                      -- Reseta o contador de ciclos
                                          count clk := 0;
 36
                                        Useg_var := Useg_var + 1; -- Incrementa os dígitos das unidades de segundos
                                        -- Verifica se os dígitos das unidades de segundos atingiram o máximo
                                                if(Dseg_var = Dmax) then -- Verifica se os dígitos das dezenas de segundos atingiram o máximo
 43
                                                       Dseg_var := 0;
                                                                                   -- Reseta os dígitos das dezenas de segundos
                                                end if;
                                         end if:
                            end if;
 48
               else
count_clk := count_clk; -- Mantém o valor do contador de ciclos
 50
                Dseg <= Dseg_var; -- Atribui os digitos das dezenas de segundos à saída
Useg <= Useg_var; -- Atribui os digitos das unidades de segundos à saída
 53
            end process;
      end Behavioral;
```

O componente temporizador conta segundos e dezenas de segundos.

Usa um contador de ciclos de clock (count\_clk) para dividir a frequência do clock (Freq) em segundos.

Contabiliza unidades de segundos (Useg var) e dezenas de segundos (Dseg var).

Pode ser pausado ou resetado através dos sinais pause e rst.

As saídas (Dseg e Useg) são atualizadas com os valores dos contadores internos, representando o tempo decorrido em dezenas e unidades de segundos.

## 3.1.2 Esquema de pinos e esquemáticos:

A figura abaixo demonstra o esquema de pinos na placa.

```
1
2 NET "clk" LOC = "B8";
3 NET "remoto" LOC = " B18";
4 NET "aberta" LOC = "G18";
5 NET "fechada" LOC = "H18";
6 NET "rst" LOC = "R17";
7 NET "ligar" LOC = "J15";
8 NET "direcao" LOC = "J14";
9 NET "led(0)" LOC = "K15";
10 NET "led(1)" LOC = "K14";
11 NET "led(2)" LOC = "E17";
12 NET "led(3)" LOC = "P15";
13 NET "led(4)" LOC = "F4";
14 NET "led(5)" LOC = "R4";
15
16
```

O esquemático RTL (Register Transfer Logic) abaixo representa o comportamento do circuito digital a nível de registro:



# **RTL SIGNALS:**



# 3.1.3 Teste:

Após o desenvolvimento do código e atribuição dos pinos, um *test bench* foi criado a fim de validar o comportamento do hardware descrito em VHDL, para que fosse possível simular seu funcionamento antes mesmo da implementação física na placa.

```
LIBRARY ieee;
 2 USE ieee.std logic 1164.ALL;
 3
    ENTITY garagem_testb IS
 4
 5 END garagem testb;
 6
    ARCHITECTURE behavior OF garagem_testb IS
 8
 9
         -- Component Declaration for the Unit Under Test (UUT)
10
        COMPONENT garagem
11
         PORT (
12
             remoto : IN std_logic;
aberta : IN std_logic;
fechada : IN std_logic;
13
14
15
             rst : IN std_logic;
clk : IN std_logic;
16
17
              ligar : OUT std logic;
18
              direcao : OUT std logic;
19
20
              debug : OUT std_logic_vector(5 downto 0)
21
             );
       END COMPONENT;
22
23
24
25
       --Inputs
       signal remoto : std_logic := '0';
26
       signal aberta : std_logic := '0';
27
       signal fechada : std_logic := '0';
28
       signal rst : std_logic := '0';
29
       signal clk : std logic := '0';
30
31
32
        --Outputs
       signal ligar : std logic;
33
      signal direcao : std logic;
34
```

```
signal direcao : std logic;
34
       signal debug : std logic vector(5 downto 0);
35
       -- Clock period definitions
37
       constant clk_period : time := 10 ns;
38
39
40 BEGIN
41
        -- Instantiate the Unit Under Test (UUT)
42
43
       uut: garagem PORT MAP (
             remoto => remoto,
44
45
               aberta => aberta,
               fechada => fechada,
              rst => rst,
clk => clk,
47
48
              ligar => ligar,
direcao => direcao,
debug => debug
49
50
51
52
53
       -- Clock process definitions
54
55
        clk process :process
56
         clk <= '0';
57
          wait for clk_period/2;
clk <= '1';</pre>
58
59
60
           wait for clk_period/2;
       end process;
61
62
63
        -- Stimulus process
64
65
        stim proc: process
66
        begin
           rst<='1';
67
```

```
rst<='1';
67
           -- hold reset state for 100 ns.
 68
          wait for 20 ns;
 69
       rst<='0';
 70
 71
           wait for clk_period*10;
 72
 73
 74
         -- Configurar as entradas iniciais
         remoto <= '0';
aberta <= '0';
 75
 76
          fechada <= '1';
 77
          rst <= '0';
 78
 79
 80
          wait for 10 ns; -- Fechado
 81
 82
         -- Configurar remoto=1
 83
         remoto <= '1';
          wait for 10 ns;
 84
 85
         remoto <= '0';
 86
          wait for 50 ns; -- Abrindo
 88
 89
          -- Configurar aberta=1
         aberta <= '1';
fechada <= '0';
 90
 91
 92
          wait for 50 ns; -- Aberto
 93
 94
          -- Configurar remoto=1
 95
         remoto <= '1';
 96
          wait for 10 ns;
 97
         remoto <= '0';
 98
          wait for 50 ns; -- Fechando
 99
100
```

```
100
          aberta <= '0';
101
          fechada <= '1';
102
103
104
          wait for 50 ns; -- Fechado
105
106
          -- Configurar remoto=1
          remoto <= '1';
107
108
          wait for 10 ns;
          remoto <= '0';
109
110
          wait for 50 ns; -- Abrindo
111
112
          fechada <= '0';
113
114
          aberta <= '0';
115
          wait for 20 ns;
116
117
          remoto <= '1';
118
119
          wait for 10 ns;
          remoto <= '0';
120
121
          wait for 50 ns; -- Parado abrindo
122
123
          remoto <= '1';
124
          wait for 10 ns;
125
126
          remoto <= '0';
127
128
          wait for 50 ns; -- Fechando
129
130
          remoto <= '1';
          wait for 10 ns;
131
          remoto <= '0';
132
133
```

```
133
134
         wait for 50 ns; -- Parado fechando
135
          remoto <= '1';
136
          wait for 10 ns;
137
          remoto <= '0';
138
139
          wait for 50 ns; -- Abrindo
140
141
          aberta <= '1';
142
          fechada <= '0';
143
144
          wait for 30000 ms;
145
146
          -- Aguardar um pouco
147
          wait for 100 ns;
148
149
           wait:
150
        end process;
151
152
153 END;
```

Na figura a seguir, é apresentado o resultado da simulação desenvolvida na seção anterior. Essa simulação ilustra a transição entre os estados e o desempenho do sistema em resposta aos estímulos aplicados. A análise proporciona uma visão abrangente do funcionamento do sistema.



Através do resultado da simulação realizada, é possível notar que a transição de estados ocorre de maneira consistente na borda de subida do sinal de clock, imediatamente após o clique no controle remoto. Além disso, a sequência de estados segue o padrão desejado, evidenciando que o diagrama de estados foi corretamente replicado por meio do código descrito nas seções anteriores.

# 3.1.4 Utilização do dispositivo e considerações:

Conforme é possível observar na imagem abaixo, apenas 1% de LUTs (estrutura de dados) de 4 inputs foi utilizado.

| garagem Project Status (05/20/2024 - 19:29:24) |                                   |                 |             |                       |             |                   |                               |  |
|------------------------------------------------|-----------------------------------|-----------------|-------------|-----------------------|-------------|-------------------|-------------------------------|--|
| Project File:                                  | garagem.xise                      |                 | Parser Erro | Parser Errors:        |             |                   |                               |  |
| Module Name: garagem                           |                                   |                 | Implemen    | Implementation State: |             | Placed and Routed |                               |  |
| Target Device:                                 | xc3s500e-5fg320                   |                 | •           | • Errors:             |             | No Errors         |                               |  |
| Product Version:                               | ISE 14.7                          |                 | •           | • Warnings:           |             | 7 War             | 7 Warnings (7 new)            |  |
| Design Goal:                                   | Balanced                          |                 | •           | Routing Results:      |             |                   | All Signals Completely Routed |  |
| Design Strategy:                               | Strategy: Xilinx Default (unlocke |                 | •           | Timing Constraints:   |             | All Co            | All Constraints Met           |  |
| Environment: System Settings                   |                                   |                 | •           | Final Timing Score:   |             | 0 (11)            | 0 (Timing Report)             |  |
|                                                |                                   |                 |             |                       |             |                   |                               |  |
| Device Utilization Summary [c]                 |                                   |                 |             |                       |             |                   |                               |  |
| Logic Utilization                              |                                   | Used            | Available   |                       | Utilization |                   | Note(s)                       |  |
| Number of Slice Flip Flops                     |                                   | 38              |             | 9,312                 |             | 1%                | 16                            |  |
| Number of 4 input LUTs                         |                                   | 69              |             | 9,312                 | 1%          |                   |                               |  |
| Number of occupied Slices                      |                                   | 40              | 4,656       |                       | 1%          |                   |                               |  |
| Number of Slices containing only related logic |                                   | 40              | 40 40       |                       | 100%        |                   |                               |  |
| Number of Slices containing unrelated logic    |                                   | 0               | 0 40        |                       | 0%          |                   |                               |  |
| Total Number of 4 input LUTs                   |                                   | 73              | 73 9,312    |                       | 1%          |                   |                               |  |
| Number used as logic                           |                                   | 69              | 69          |                       |             |                   |                               |  |
| Number used as a route-thru                    |                                   | 4               | 4           |                       |             |                   |                               |  |
| Number of bonded IOBs                          |                                   | 13              | 232         |                       | 5%          |                   |                               |  |
| Number of BUFGMUXs                             |                                   | 1               | 1 24        |                       | 4%          |                   |                               |  |
| Average Fanout of Non-Clock Nets               |                                   | 3.20            | 3.20        |                       |             |                   |                               |  |
|                                                |                                   |                 |             |                       |             |                   |                               |  |
| Performance Summary [2]                        |                                   |                 |             |                       |             |                   |                               |  |
| Final Timing Score:                            | 0 (Setup: 0, Ho                   | old: 0)         |             | Pinout Data:          |             | Pinout Report     |                               |  |
| Routing Results:                               | All Signals Cor                   | npletely Routed |             | Clock Data:           |             | Clock Report      |                               |  |
| Timing Constraints:                            | All Constraints                   | Met             |             |                       |             |                   |                               |  |
|                                                |                                   |                 |             |                       |             |                   |                               |  |

# 4 RESULTADOS E CONCLUSÃO:

Em resumo, o projeto e a implementação de circuitos digitais desempenham um papel fundamental na era tecnológica atual, onde dispositivos eletrônicos estão presentes em todos os aspectos de nossa vida cotidiana. O uso de linguagens de descrição de hardware, como VHDL, permite que os projetistas descrevam sistemas digitais de maneira eficaz e eficiente, capturando a lógica e o comportamento dos circuitos em um formato compreensível tanto para humanos quanto para ferramentas de software.

Durante o desenvolvimento deste relatório, exploramos detalhadamente as noções essenciais de VHDL e o processo de projeto de circuitos digitais. Por meio de exemplos práticos, pudemos compreender como descrever componentes, criar módulos, implementar lógica concorrente e, por fim, verificar o comportamento dos sistemas digitais por meio de bancos de testes.

O conhecimento adquirido neste relatório oferece uma base sólida para futuros projetos de circuitos digitais e a compreensão das etapas envolvidas no projeto, simulação, verificação e implementação de sistemas digitais. A aplicação desses princípios não apenas garante a criação de sistemas funcionais, mas também contribui para a otimização do desempenho e a redução de possíveis problemas no design.

Em última análise, o estudo de VHDL e o projeto de circuitos digitais constituem uma jornada empolgante e essencial para qualquer pessoa interessada no campo da eletrônica digital, pois oferecem as ferramentas necessárias para transformar conceitos abstratos em sistemas eletrônicos tangíveis e funcionais que impulsionam nossa sociedade moderna.

# 5 REFERÊNCIA:

França, S. B. L. (Prof. Dr.). (2024). Aulas de Microeletrônica 1, ministradas pela Prof. Dr. Sibilla Batista da Luz França. UFPR.